Fachbereich Ingenieurwissenschaften und Kommunikation
Exploration of COTS highspeed Ethernet compoments for the JESD204C interface
Allgemeines zum Projekt
Projekttitel: Exploration of COTS highspeed Ethernet compoments for the JESD204C interface
Betreuer: Prof. Dr. Bernd Klein, Gerrit Grutzeck
E-Mail: ggrutzeck@mpifr-bonn.mpg.de
Anzahl Plätze: 1
Start: Sommersemester 2024
Studiengänge:
- Elektrotechnik Schwerpunkt Elektrotechnische Systementwicklung
Kurzbeschreibung
Kommerzielle 100 Gbit/s Netzwerkkomponenten bieten eine günstige Möglichkeit, große Datenmengen über optische Fibern zu transportieren. In diesem Projekt ist das Ziel zu evaluieren, ob die Verwendung von JESD204C (welches zur Kommunikation mit ADCs und DACs genutzt wird) über diese Komponenten möglich ist. Als finale Evaluationsstufe ist angedacht, einen Digitizer (eine Leiterplatine mit ADCs) zu designen und zu verifizieren. Der Datenstrom von den ADCs, in Form des JESD204C Protokolls, soll über kommerzielle 100 Gbit/s Netzwerkkomponenten zu einem FPGA transportiert.
Dieses Projekt umfasst primär Gateware-Entwicklung für FPGAs sowie Leiterplatinen Design.
Projektphasen
Masterprojekt 1: Evaluation of COTS highspeed Ethernet components for JESD204C FPGA to FPGA communcation
Masterprojekt 2: Design of a Digitzer with JESD204C over COTS highspeed Ethernet compone
Masterthesis: Verification of the Digitzer with JESD204C over COTS highspeed Ethernet components
Kontakt
Bernd Klein
Digitale Signalverarbeitung und radioastronomische Instrumentierung, Professor am Max-Planck-Institut für Radioastronomie (MPIfR), Abteilungsleiter "Digitale Signalverarbeitung" und "Submm-Technologie", APEX Projektmanager und CoPI GREAT @ SOFIA (NASA / DLR)
Standort
Sankt Augustin
Raum
B 203
Adresse
Grantham-Allee 20
53757 Augustin